MT46V32M16P-5B:J

Запросить




MT46V32M16P-5B:J характеристики

SDRAM, DDR, 512MBIT, 66TSOP.



The MT46V32M16P-5B:J is a Double Data Rate (DDR) SDRAM uses double data rate architecture to achieve high-speed operation. The double data rate architecture is essentially 2n-prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. A single read or write access for the DDR SDRAM effectively consists of a single 2n-bit-wide, one-clock-cycle data transfer at the internal DRAM core and two corresponding n-bit-wide, one-half-clock-cycle data transfers at the I/O pins. A bidirectional data strobe (DQS) is transmitted externally, along with data, for use in data capture at the receiver. DQS is a strobe transmitted by the DDR SDRAM during reads and by the memory controller during writes. DQS is edge-aligned with data for reads and centre-aligned with data for writes. The x16 offering has two data strobes, one for the lower -byte and one for the upper -byte.

подробнее

Конфигурация памяти DRAM 32М x 16бит
Ничего не выбрано
Время Доступа 5нс
Размер Страницы -
Количество Выводов 66вывод(-ов)
Стиль Корпуса Микросхемы Памяти TSOP
Минимальная Рабочая Температура 0°C
Максимальная Рабочая Температура 70°C
Тип Интерфейса ИС -
Упаковка Поштучно
Тип Памяти DRAM - Синхронная
SVHC (Особо Опасные Вещества) No SVHC (17-Dec-2015)
Уровень Чувствительности к Влажности (MSL) MSL 3 - 168 часов

Техническое описание

Вы можете купить MT46V32M16P-5B:J от 1 штуки. Работаем с частными лицами и с юридическими лицами по безналичному расчету.

Цену MT46V32M16P-5B:J и наличие сообщим по вашему запросу.